ETS
19/10/2017 - Dave Côté passed successfully his master oral exam!
Congratulations to Dave Côté who passed his master oral defense on October 4, 2017. His thesis title is “Détermination de l'angle de lacet et... (+ de détail)
22/09/2017 - LASSENA AVIO-505 won the Best of Session (IMA-4) Award at DASC’17
Congratulation to AVIO-505 team! The paper “Direct RF Sampling Transceiver Architecture Applied to VHF Radio, ACARS, and ELTs” won the Best of... (+ de détail)
22/09/2017 - Congratulations,Neda Navidi! Best Paper Award in ICCSTE 2017.
Congratulations to Mme. Neda Navidi who was presented the Best Paper Award in ICCSTE 2017 (Vancouve,Canada,August 7-8,2017). Mme. Neda Navidi is... (+ de détail)
22/09/2017 - Congratulations! Best Student Paper Award in ICNS 2017
Congratulations to Mr. Abdessamad Amrhar who was presented the Best Student Paper Award in ICNS 2017( Herdon, VA,USA, April 18-20, 2017). We also... (+ de détail)
26/09/2015 - Adrien Mixte passed successfully his master oral exam !
Congratulations to Adrien Mixed which received honors for his defense on August 28, 2015. His project, ibNav, focused on the development of a... (+ de détail)
26/09/2015 - Mr. Marc-Antoine Fortin made his PhD oral exam successfully and distinction « Excellence »
Congratulations to Mr. Marc-Antoine Fortin who made his PhD oral exam successfully. The works of mister Fortin's master's degree, subject the title... (+ de détail)
26/09/2015 - Mrs.Neda Navidi gets the Best Poster Award attributed by the UAV-g 2015
Congratulations to Mrs. Neda Navidi who gets the Best Poster Award during the UAV-g 2015 conference, in Toronto, Canada, the September 2nd 2015.... (+ de détail)
22/05/2015 - LASSENA’s work awarded at 2015 ICNS
The work entitled "Integrated Direct RF Sampling Front-end for VHF Avionics Systems" has been recognized as the Best Future Communications Paper... (+ de détail)
20/10/2014 - LASSENA’s work awarded at 33rd DASC
The work entitled "DME/DME Navigation using a Single Low-Cost SDR and Sequential Operation" has been recognized as the Best Paper of the Session... (+ de détail)
09/10/2014 - New research project awarded by NSERC in the field of protection against satellite interference: AVIO-601
Recently, Professor René Jr. Landry from the Department of Electrical Engineering of ÉTS has obtained a Collaborative Research and Development... (+ de détail)
24/09/2014 - Stéphane Ehouman has obtained the second prize at ReSMiQ Innovation Day
Congratulations to Mr. Stéphane Ehouman who has obtained the second prize at ReSMiQ Innovation Day competition celebrated on September 18, 2014.... (+ de détail)
27/08/2014 - Mohammad Honarparvar passed successfully his Ph.D. oral exam (DGA-1033)
Congratulations to Mr. Mohammad Honarparvar who passed the Ph.D. oral examination part of his DGA-1033. Mohammad's thesis is entitled : "Design of... (+ de détail)
27/06/2014 - AMOOS Conferences
The LASSENA is pleased to invite you to international conferences about AMOOS project, Autonomous Mission for On-Orbit Servicing, of the 2014 ISU... (+ de détail)
20/06/2013 - Performance improvements of a navigation algorithm INS / GPS low cost used in urban areas
To provide a solution robust and accurate navigation , GPS receivers must operate in optimal conditions , that is to say have a direct line of... (+ de détail)
08/04/2013 - Marinvent and ETS successfully develop a wireless prototyping process for Marinvent’s APM through Engage project
Montreal, Quebec, Monday, April 8, 2013 – Marinvent announces today the successful completion of its Airfoil Performance Monitor (APM)-Engage... (+ de détail)
13/03/2013 - LASSENA’s participation at the 8th day of discoveries in 2013
Wednesday, March 13th was held the 8th edition of the discoveries day. On this day held a poster contest on research projects students master's... (+ de détail)
06/06/2012 - Philippe Lavoie made his defense viva(master’s degree) successfully and distinction "excellence"
Congratulations to Philippe Lavoie who made his viva (master's degree) successfully. The works of mister Lavoie's master's degree, subject the title... (+ de détail)
23/11/2011 - Software radios for highly integrated system architecture
The project aims at establishing new methods and techniques of processing of the digital signals for universal effective and strong plans of... (+ de détail)
22/11/2011 - The collaboration AÉROÉTS - Marinvent Corporation
The collaboration AÉROÉTS - Marinvent Corporation is a unique initiative establishing a consortium offering services of university and industrial... (+ de détail)
30/09/2011 - Embarked systems for the aerospace industry, a key specialization for the industry
The Department of electric engineering is proud to announce the creation of the new concentration embarked Systems for the aerospace industry of... (+ de détail)
03/05/2010 - Mister Kaveh Mollaiyan takes successfully his doctoral written examination
Congratulations to mister Kaveh Mollaiyan who took successfully his examination written by PhD. Mister . Mollaiyan's thesis is entitled: "... (+ de détail)
23/04/2010 - Mister Ramdane Ait-Aoudia pursues his works in the GRN of the LACIME within the framework of a training course S3
M. Ramdane Ait-Aoudia poursuit ses travaux au GRN du LACIME dans le cadre d'un stage S3 d'un projet en collaboration avec la compagnie iMetrik. Les... (+ de détail)
14/08/2009 - Mister Guillaume Lamontagne takes successfully his master’s degree in electric engineering
Mister Guillaume Lamontagne passed successfully his oral defense within the framework of his master's degree in electric engineering. Under the... (+ de détail)
10/06/2008 - ÉTS in space
A group of professors of the Laboratory of communications and integration of the microelectronics ( LACIME) of the ÉTS collaborated in the... (+ de détail)
Photo RLandry
Bienvenue sur le site de [Fr] [En] [Es] [De]
René Jr. Landry
ETS
CV TL Laboratories Teaching Research Research trainee
Informations on the project
Title 92- Filtre anti-brouilleur FADP pour récepteurs GPS et cellulaires CDMA

OBJECTIFS : Le sujet de ce stage concerne le durcissement (c’est-à-dire l’augmentation de la robustesse) d’un récepteur cellulaire de technologie CDMA face aux brouilleurs pouvant être présentes lors de la réception. Nous nous plaçons dans l’optique d’une modification matérielle «mineure» des récepteurs CDMA existants qui est celle d’un traitement après conversion numérique, mais avant les boucles. Cette approche est dite de pré-corrélation car les boucles qui suivent réalise l’opération de corrélation et de poursuite du maximum de corrélation. Ce stage s’oriente vers le design d’une technique militaire de résistance au brouillage (anti-jamming) pour les récepteurs à spectre étalé par filtrage ADP (Amplitude Domain Processing) dans le domaine des fréquences. JUSTIFICATION : Il existe un besoin toujours croissant pour des dispositifs d’anti-brouillage que ce soit pour les civils ou militaires. En effet, la pollution électromagnétique est en continuelle croissance due à l’accroissement du nombre de systèmes de communication. La technologie ADP n’existe pas sur le marché pour le domaine du civil et elle possède un grand potentiel pour le marché du cellulaire. Elle a depuis son origine fait l’objet de confidentialité militaire par les organismes de recherche américains. Ce projet de recherche s’oriente vers la réalisation et l’évaluation des performances du filtre ADP dans le domaine des fréquences et la conception d’un ASIC. MÉTHODOLOGIE : Ce stage concerne une étude d’investigation par R&D pour la réalisation d’une technique de robustesse aux brouilleurs connue sous le nom d’ADP pour Amplitude Domain Processing. La phase I de l’étude concerne l’analyse bibliographique, la prise de connaissance de rapports existants sur le sujet et la compréhension de l’analyse théorique sur l’origine de la Technique ADP. La phase 2 s’oriente vers la conclusion de la mise en œuvre dans un composant FGPA du filtre ADP dans le domaine des fréquences. Le filtre FADP est presque complètement fonctionnel dans un composant FPGA Virtex II. L’objectif est de compléter les évolutions du filtre dans un composant Virtex II pour son intégration à un récepteur GPS puisque les avantages du filtre FADP sont nombreux. La phase 3 est l’analyse des performances temps réel du filtre ADP en fréquence et des résultats de robustesse obtenus et le passage la conception d’un ASIC FADP avec la CMC. La phase 4 est une synthèse des travaux concernant la réalisation du filtre ADP en fréquence dans un composant ASIC dédié. Effectivement, l’objectif final est la conception d’un ASIC à partir de la conception FPGA. L’ASIC ADPF sera intégré à un récepteur GPS de la compagnie CMC et éventuellement dans les différentes technologies de téléphones cellulaires. CONCLUSION PRÉVUE ET IMPACT INDUSTRIEL : L’état de l’art actuel utilise des techniques très coûteuses principalement utilisées par les militaires (antennes adaptatives, filtres très complexes). Aucune solution est actuellement utilisée par les civiles. Les intétêts concernent : Grandes Performances, nouveauté, originalité, simplicité, grande utilité, grandeur du marché commercial, accroissement du marché en CDMA. Place du Projet dans la Stratégie des Entreprises : Ce projet touche à des aspects critiques (qualité de service, intégrité, sécurité, disponibilité du service, etc) des réseaux de communication sans fils qui sont en constantes croissances dans notre société. Les retombées de ce projet sont énormes et de nombreuses sociétés sont dans l’attente d’une telle expertise technologique. Matériel de Travail Nécessaire : L’étudiant aura besoin du matériel suivant: Ordinateur IBM PC. Logiciel de VHDL pour FPGA et ASIC (ex : Synopsys, etc). Références Bibliographiques préalablement sélectionnées. Ce matériel est disponible au Laboratoire 3D ÉTSNAV de l’ÉTS et sera accessible à l’étudiant. S’agit-il d’un Travail d’Equipe ? Le stagiaire travaillera étroitement avec son directeur de stage, les membres de la division 3DÉTSNAV du LACIME (Laboratoire de Communication et d’Intégration de la Micro-Electronique : www.etsmtl.ca/lacime). Cependant, il devra démontré un degré d’autonomie dans la recherche et l’analyse du projet. Des notions de programmation VHDL sont requises. Durée du stage : 4 à 8 mois (idéalement 6 mois)

Ideal duration : 6 months
Type of trainee Premier Cycle, Foreign trainee
Apply for this research project (trainee)


0 0 0 0 0


COPYRIGHT© 2014 : Powered by the System ReLAN V6.0