71- Conception d’un module d’acquisition GPS par FFT

Ce projet consiste à la conception et l’implémentation VHDL optimisée d’un canal d’acquisition parallèle par FFT. Dans un premier temps, l’étudiant aura à étudier une architecture prédéfinie pour les signaux GPS L1, à concevoir une architecture générique puis à la valider avec des signaux réels suite à son implémentation. Dans un deuxième temps, une réduction de la taille des transformées de Fourier direct et inverse devra être proposée grâce à la compression par transformée en ondelettes (ou “wavelets” en anglais), tout en offrant les mêmes performances obtenues précédemment.

Loading